- 相關(guān)推薦
基于TIC6416的CACHE與外存一致性的實(shí)現(xiàn)
全部作者: 孟慶剛 陳勇 周正 趙成林 第1作者單位: 北京郵電大學(xué) 論文摘要: 高速緩存存儲器(Cache)介于CPU 和主存之間,它的工作速度數(shù)倍于主存,全部功能由硬件實(shí)現(xiàn),并且對程序員而言是透明的。高速緩存技術(shù)的發(fā)明和使用是計算機(jī)科學(xué)發(fā)展史的重大發(fā)展,對于提高計算機(jī)系統(tǒng)性能起到了重要的作用。因此對高速緩存的機(jī)制和物理結(jié)構(gòu)進(jìn)行研究使非常有必要的。本文還針對TIC6416高速緩存與外存不1致的問題,提出了解決方案。 關(guān)鍵詞: 高速緩存 DSP 1致性 寫回 L2FLUSH (瀏覽全文) 發(fā)表日期: 2006年10月24日 同行評議:
(暫時沒有)
綜合評價: (暫時沒有) 修改稿:【基于TIC6416的CACHE與外存一致性的實(shí)現(xiàn)】相關(guān)文章:
基于片內(nèi)WISHBONE總線的高速緩存一致性實(shí)現(xiàn)03-18
基于PLD的嵌入式系統(tǒng)外存模塊設(shè)計03-18
基于圖像的OMR技術(shù)的實(shí)現(xiàn)03-07
知識的一致性檢測研究與實(shí)現(xiàn)VC11-23
基于XMLSchema的元數(shù)據(jù)方案實(shí)現(xiàn)03-21
基于LabVIEW的GMSK調(diào)制與解調(diào)實(shí)現(xiàn)03-07
基于FPGA的HDLC通信模塊的實(shí)現(xiàn)05-14